範文齋

位置:首頁 > 行業範文 > 半導體

模擬電子技術基礎知識考點

半導體2.63W

以下就是小編整理的模擬電子技術基礎知識考點,一起來看看吧!

模擬電子技術基礎知識考點

1、基本放大電路種類(電壓放大器,電流放大器,互導放大器和互阻放大器),優缺點,特別是廣泛採用差分結構的原因。

2、負反饋種類(電壓並聯反饋,電流串聯反饋,電壓串聯反饋和電流並聯反饋);負反 饋的優點(降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非 線性失真,有效地擴展放大器的通頻帶,自動調節作用)

3、基爾霍夫定理的內容是什麼?

基爾霍夫定律包括電流定律和電壓定律。

電流定律:在集總電路中,任何時刻,對任一節點,所有流出節點的支路電流代數和恆等於零。電壓定律:在集總電路中,任何時刻,沿任一回路,所有支路電壓的代數和恆等於零。

4、描述反饋電路的概念,列舉他們的應用?

反饋,就是在電子系統中,把輸出迴路中的電量輸入到輸入迴路中去。

反饋的類型有:電壓串聯負反饋、電流串聯負反饋、電壓並聯負反饋、電流並聯負反饋。 負反饋的優點:降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效地擴展放大器的通頻帶,自動調節作用。

電壓(流)負反饋的特點:電路的輸出電壓(流)趨向於維持恆定。

5、有源濾波器和無源濾波器的區別?

無源濾波器:這種電路主要有無源元件R、L和C組成

有源濾波器:集成運放和R、C組成,具有不用電感、體積小、重量輕等優點。

集成運放的開環電壓增益和輸入阻抗均很高,輸出電阻小,構成有源濾波電路後還具有一定的電壓放大和緩衝作用。但集成運放帶寬有限,所以目前的有源濾波電路的工作頻率難以做得很高。

6、基本放大電路的種類及優缺點,廣泛採用差分結構的原因。

答:基本放大電路按其接法的不同可以分爲共發射極放大電路、共基極放大電路和共集電極放大電路,簡稱共基、共射、共集放大電路。

共射放大電路既能放大電流又能放大電壓,輸入電阻在三種電路中居中,輸出電阻較大,頻帶較窄。常做爲低頻電壓放大電路的單元電路。

共基放大電路只能放大電壓不能放大電流,輸入電阻小,電壓放大倍數和輸出電阻與共射放大電路相當,頻率特性是三種接法中最好的電路。常用於寬頻帶放大電路。

共集放大電路只能放大電流不能放大電壓,是三種接法中輸入電阻最大、輸出電阻最小的電路,並具有電壓跟隨的特點。常用於電壓放大電路的輸入級和輸出級,在功率放大電路中也常採用射極輸出的形式。

廣泛採用差分結構的原因是差分結構可以抑制零點漂移現象。

7、二極管主要用於限幅,整流,鉗位.

判斷二極管是否正向導通:

1.先假設二極管截止,求其陽極和陰極電位;

2.若陽極陰極電位差> UD ,則其正向導通;

3.若電路有多個二極管,陽極和陰極電位差最大的二極管優先導通;其導通後,其陽極陰極電位差被鉗制在正向導通電壓(0.7V 或0.3V );再判斷其它二極管.

【例1】 下圖中,已知V=3V, V=0V, D 、D爲鍺管,求輸出端Y的電位,並說明每個二極管的作用。

ABAB

A解: DA優先導通,則

VY=3?0.3=2.7V

DA導通後,DB因反偏而截止,起隔離作

用,DA起鉗位作用,將Y端的電位鉗制

在+2.7V。

Y

數字電路(基本概念和知識總攬)

1、數字信號:指的是在時間上和數值上都是離散的信號;即信號在時間上不連續,總是發生在一序列離散的瞬間;在數值上量化,只能按有限多個增量或階梯取值。(模擬信號:指在時間上和數值上都是連續的信號。)

2、數字電路主要研究電路輸入、輸出狀態之間的相互關係,即邏輯關係。分析和設計數字

電路的數學工具是邏輯代數,由英國數學家布爾1849年提出,因此也稱布爾代數。

3、邏輯代數有三種最基本的運算:與、或、非。基本邏輯的簡單組合稱爲複合邏輯。

4、邏輯代數三個基本規則:代入規則、反演規則和對偶規則。

5、化簡電路是爲了降低系統的成本,提高電路的可靠性,以便使用最少集成電路實現功能。

6、把若干個有源器件和無源器件及其導線,按照一定的功能要求製作在同一塊半導體芯片上,這樣的產品叫集成電路。最簡單的數字集成電路就是集成邏輯門,以基本邏輯門爲基礎,可構成各種功能的組合邏輯電路和時序邏輯電路。

7、TTL門電路:是目前雙極型數字集成電路使用最多的一種,由於輸入端和輸出端的結構形成都採用了半導體三極管,所以也稱晶體管-晶體管邏輯門電路。TTL與非門是TTL門電路的基本單元。最常用的集成邏輯門電路TTL門和CMOS門。

問題集錦

1、同步電路和異步電路的區別是什麼?

同步電路:存儲電路中所有觸發器的時鐘輸入端都接同一個時鐘脈衝源,因而所有觸發器的狀態的變化都與所加的時鐘脈衝信號同步。

異步電路:電路沒有統一的時鐘,有些觸發器的時鐘輸入端與時鐘脈衝源相連,這有這些觸發器的狀態變化與時鐘脈衝同步,而其他的觸發器的狀態變化不與時鐘脈衝同步。

2、什麼是"線與"邏輯,要實現它,在硬件特性上有什麼具體要求?

將兩個門電路的輸出端並聯以實現與邏輯的功能成爲線與。

在硬件上,要用OC門來實現,同時在輸出端口加一個上拉電阻。

由於不用OC門可能使灌電流過大,而燒壞邏輯門。

3、解釋setup和hold time violation,畫圖說明,並說明解決辦法。

Setup/hold time是測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間是指觸發器的時鐘信號上升沿到來以前,數據穩定不變的時間。輸入信號應提前時鐘上升沿(如上升沿有效)T時間到達芯片,這個T就是建立時間-Setup time.如不滿足setup time,這個數據就不能被這一時鐘打入觸發器,只有在下一個時鐘上升沿,數據才能被打入觸發器。

保持時間是指觸發器的時鐘信號上升沿到來以後,數據穩定不變的時間。如果hold time不夠,數據同樣不能被打入觸發器。

建立時間(Setup Time)和保持時間(Hold time)。建立時間是指在時鐘邊沿前,數據信號需要保持不變的時間。保持時間是指時鐘跳變邊沿後數據信號需要保持不變的時間。如果數據信號在時鐘沿觸發前後持續的時間均超過建立和保持時間,那麼超過量就分別被稱爲建立時間裕量和保持時間裕量。

4、什麼是競爭與冒險現象?怎樣判斷?如何消除?(漢王筆試

在組合邏輯中,由於門的輸入信號通路中經過了不同的延時,導致到達該門的時間不一致叫競爭。

產生毛刺叫冒險。判斷方法:代數法、圖形法(是否有相切的卡諾圈)、表格法(真值表)。如果布爾式中有相反的信號則可能產生競爭和冒險現象。

解決方法:一是添加布爾式的消去項;二是在芯片外部加電容;三是加入選通信號。

5、名詞:SRAM、SSRAM、SDRAM:(SRAM:靜態RAM;DRAM:動態RAM;SSRAM:Synchronous Static Random Access Memory同步靜態隨機訪問存儲器。它的一種類型的SRAM。SSRAM的所有訪問都在時鐘的上升/下降沿啓動。地址、數據輸入和其它控制信號均於時鍾信號相關。這一點與異步SRAM不同,異步SRAM的訪問獨立於時鐘,數據輸入和輸出都由地址的變化控制。SDRAM:Synchronous DRAM同步動態隨機存儲器

6、和ASIC的概念,他們的區別。(未知)

答案:FPGA是可編程ASIC。 ASIC:專用集成電路,它是面向專門用途的電路,專門爲一個用戶設計和製造的。根據一個用戶的特定要求,能以低研製成本,短、交貨週期供貨的全定製,半定製集成電路。與門陣列等其它ASIC(Application Specific IC)相比,它們又具有設計開發週期短、設計製造成本低、開發工具先進、標準產品無需測試、質量穩定以及可實時在線檢驗等優點。

7、單片機上電後沒有運轉,首先要檢查什麼?

a、首先應該確認電源電壓是否正常。用電壓表測量接地引腳跟電源引腳之間的電壓,看是否是電源電壓,例如常用的5V。b、接下來就是檢查復位引腳電壓是否正常。分別測量按下復位按鈕和放開復位按鈕的電壓值,看是否正確。c、然後再檢查晶振是否起振了,一般用示波器來看晶振引腳的波形;經過上面幾點的檢查,一般即可排除故障了。如果系統不穩定的話,有時是因爲電源濾波不好導致的。在單片機的電源引腳跟地引腳之間接上一個0.1uF的電容會有所改善。如果電源沒有濾波電容的話,則需要再接一個更大濾波電容,例如220uF的。遇到系統不穩定時,就可以並上電容試試(越靠近芯片越好)。

8、什麼是同步邏輯和異步邏輯?(漢王筆試)

同步邏輯是時鐘之間有固定的因果關係。異步邏輯是各時鐘之間沒有固定的因果關係。

9、你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?(漢王筆試)

常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由於TTL是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在輸出端口加一上拉電阻接到5V或者12V。

10、如何解決亞穩態。(飛利浦-大唐筆試)

答:亞穩態是指觸發器無法在某個規定時間段內達到一個可確認的狀態。當一個觸發器進入亞穩態時,既無法預測該單元的輸出電平,也無法預測何時輸出才能穩定在某個正確的電平上。在亞穩態期間,觸發器輸出一些中間級電平,或者可能處於振盪狀態,並且這種無用的輸出電平可以沿信號通道上的各個觸發器級聯式傳播下去。解決方法主要有:(1) 降低系統時鐘;(2) 用反應更快的FF;(3) 引入同步機制,防止亞穩態傳播;(4) 改善時鐘質量,用邊沿變化快速的時鐘信號;(5) 使用工藝好、時鐘週期裕量大的器件。 11、鎖存器、觸發器、寄存器三者的區別。

觸發器:能夠存儲一位二值信號的基本單元電路統稱爲“觸發器”。

鎖存器:一位觸發器只能傳送或存儲一位數據,而在實際工作中往往希望一次傳送或存儲多位數據。爲此可把多個觸發器的時鐘輸入端CP連接起來,用一個公共的控制信號來控制,而各個數據端口仍然是各處獨立地接收數據。這樣所構成的能一次傳送或存儲多位數據的電路就稱爲“鎖存器”。

寄存器:在實際的數字系統中,通常把能夠用來存儲一組二進制代碼的同步時序邏輯電路稱爲寄存器。由於觸發器內有記憶功能,因此利用觸發器可以方便地構成寄存器。由於一個觸發器能夠存儲一位二進制碼,所以把n個觸發器的時鐘端口連接起來就能構成一個存儲n位二進制碼的寄存器。

區別:從寄存數據的角度來年,寄存器和鎖存器的功能是相同的,它們的區別在於寄存器是同步時鐘控制,而鎖存器是電位信號控制。可見,寄存器和鎖存器具有不同的應用場合,取決於控制方式以及控制信號和數據信號之間的時間關係:若數據信號有效一定滯後於控制信號有效,則只能使用鎖存器;若數據信號提前於控制信號到達並且要求同步操作,則可用寄存器來存放數據。

綜合類問題考查

1、二極管的導通時的壓降。 答:0.7V。

2、三極管的工作條件。答:B極(基極)在有一定的電壓時,發射極電壓應該在0.3V以上。

3、TTL電平的電壓值。 答:5V上下浮動10%,即—5.5V。

4、電路分析主要講的是什麼,或者是圍繞着什麼講的? 答:兩個定理,即基爾霍夫電壓定理,基爾霍夫電流定理。

5、數字信號處理的實質。

答:數字算法或數學算法。通過數學或數字算法實現頻譜搬移,從而達到濾波的效果。

6、單片機總線。

答:數據總線、控制總線、地址總線(三總線)。P0口爲I/O口,即可以是數據線,也可以是地址線,倘若都要使用時,要用鎖存器將二者分開,做地址線時,充當地址線的低8位,高8位由P2口充當。

7、晶振的接法或分類。

答:內接晶振和外接晶振。晶振與口線的距離越近越好。否則,會對其他部分造成高頻干擾。

8、鍵盤與控制器(或者是單片機)連接時是如何工作的.?

答:通過控制器(或者是單片機)對鍵盤掃描,即:通過鍵盤與控制器相連導線上的電平值來判斷按下的鍵盤,從而判斷相應的鍵盤值,通過中斷,調用相應的中斷服務子程序。一般是通過鍵盤的行掃描和列掃描判斷鍵盤。

9、通信的三種解調方式。 答:調頻、調相、調幅。10、語音信號的範圍和傳輸比特。

3400赫茲,取上限頻率。一般取4000赫茲,有抽樣定理可知PCM編碼調製,即位8段,因此傳輸比特爲64K。(順13折線,日本、美國用的是u律,15折線)

11、2M帶寬。 答:語音傳輸是64K,中國用的是30/32線路系統,64K*32=2048k,即爲我們所說的2M.

12、無線傳輸爲什麼都是用的高頻。

答:從客觀上來說,使用的頻段是已經訂好的,常用的是80M—120M。從專業角度上來分析,是因爲在高頻段上能提供較爲理想的信道,達到信息良好的傳輸和帶寬的資源有效利用,而且這樣所提供的信道帶寬也比較寬。

13、CDMA技術。

答:CDMA技術是碼分多址技術,是無線通訊產品和服務的新時代率先開發的、用於提供十分清晰的語音效果的數字技術。通過利用數字編碼"擴譜"無線電頻率技術,CDMA能夠提供比其他無線技術更好的、成本更低的語音效果、保密性、系統容量和靈活性,以及更加完善的服務。

14、CDMA的工作。

答:CDMA利用擴譜技術將語音分解成數字化的小片斷,然後進行編碼,以區別每個電話。因而,大量的用戶能夠共享相同的頻譜,從而大大提高系統的性能。也就是說,CDMA使無線服務提供商將更多的數字化信號擠壓到一定的無線網絡片斷中去。

15、常用的信道複用技術。

答:頻分多路複用(FDM),時分多路複用(TDM),頻分多址 (FDMA),時分多址(TDMA),碼分多址(CDMA)。

16、單片機對系統的濾波。

答:單片機對系統只能實現數字濾波,即通過一種數字算法對系統進行濾波。常用的有中值濾波,平滑濾波,程序濾波等。

單片機硬件工程師面試試題

一、現代通訊網絡中廣泛使用的交換方式有那兩種?分組和電路

二.通常所說的TCP/IP協議對應於OSI模型的哪層?你認爲網絡模型分層有什麼好處?如果讓你來制訂網絡體系架構,你認爲應該遵循什麼原則?

第四(傳輸)和第三(網絡);方便調試和實現;分層實現